EDA365電子論壇網

標題: 請教關于PCIE的設計問題 [打印本頁]

作者: a827415225    時間: 2019-11-29 16:07
標題: 請教關于PCIE的設計問題
各位大佬,2 l! l  H% `5 Y  `/ O
想在板子上加一個PCIe轉網口的芯片LAN7430。不想通過插槽金手指的方式,
9 r6 a0 |5 h) h( ^, J直接在板上布線連線,可以嗎?
; f& \0 c3 p! s! c+ w' w有什么需要注意的嗎?
" {7 |# ~6 ?8 i5 I多謝~
, n1 n% }5 Z0 Z& S
作者: a827415225    時間: 2019-11-30 11:58
有沒有大神能來科普一下嗎
作者: happy_week    時間: 2019-11-30 19:29
可以,參考datasheet
作者: wanily    時間: 2019-12-1 12:15
注意信號交叉,直接和板子上的Pcie信號接起來就好了
作者: wgw56    時間: 2019-12-1 12:33
當然可以
作者: anguchou    時間: 2019-12-1 18:33
:):)
作者: 萬惡的臺式機    時間: 2019-12-4 17:29
直接連就好了啊 可以的
作者: Kileo    時間: 2019-12-5 06:45
可以的,要注意盡量不要打孔,長度盡量短,布局就按照差分對的方式來對待
作者: a827415225    時間: 2020-1-14 23:13
Kileo 發表于 2019-12-5 06:45
' [9 j7 J/ _9 F9 r" T# ~! D可以的,要注意盡量不要打孔,長度盡量短,布局就按照差分對的方式來對待
/ D: }+ H6 J0 E7 \0 C" \
哇,感謝大神回復,我其實更想知道,我是否需要在發送端和接收端分別加上電容。比如,像我這樣ok嗎。$ V, }: p' @# Q0 j* S  ?9 Z

& ^% ]  p3 ]% {  Z% `: U # Y5 p  k2 ~7 _8 B$ }

, v, }2 m) [7 U8 P, a2 S/ |5 v, d. Z
作者: 天殺豆豆    時間: 2020-1-15 00:06
可以啊,首先看你的PCIe速度,不同速度,阻抗要求不同,要進行阻抗控制;其次差分信號的等長處理,組內等長,組間等長;再有就是參考地,最好整層鋪地做為參考地;差不多就這些。
作者: 天殺豆豆    時間: 2020-1-15 00:10
還有,需要匹配電容,在靠近TX端加電容,注意TX和RX交叉連接,你這樣加電容是OK的,容值PCIe速度不同容值不同,0.1UF是可以的,電容最好使用0402封裝的,注意REST信號也是需要接過去的。




歡迎光臨 EDA365電子論壇網 (http://www.evspdj.com.cn/) Powered by Discuz! X3.2
大乐透玩法 一码一肖 浙江11选5彩票平台 麻将代理平台上下分 黑龙江十一选五 2013时时彩稳赚技巧 内蒙古福彩快3开奖 时时彩计划软件 麻将群谁要进 云南十一选五是人控制 快速时时开奖 云南11选5 宁夏十一选五开将结果